# $\Sigma$ ΧΕ $\Delta$ ΙΑΣΜΌΣ $\Sigma$ ΥΣΤΗΜΆΤ $\Omega$ N VLSI

Δεύτερη Εργαστηριακή Άσκηση

Γιώργος Ντάχος 1059569 26 Μαρτίου 2021

## Περίληψη

Στο παρακάτω κείμενο παραδίδεται η αναφορά της  $2^{\eta\varsigma}$  εργαστηριακής άσκησης του μαθήματος Σχεδιασμός Συστημάτων VLSI . Όλοι οι κώδικες έχουν συγγραφεί σε γλώσσα VHDL μέσω του Notepad++ και έχουν μεταγλωτειστεί και επιβεβαιωθεί οι λειτουργίες τους μέσω του εργαλείου ModelSim.

| Περ                        | ιεχόμενα                        |                            |
|----------------------------|---------------------------------|----------------------------|
| Eν                         | οότητα Β                        | 4                          |
| Eν                         | ότητα Γ                         | 7                          |
| Κα                         | ώδικες σε VHDL                  | 10                         |
| Κατ                        | τάλογος Σχημάτων                |                            |
| 1<br>2<br>3<br>4<br>5<br>6 | Πολυπλέχτης 2 σε 1              | 4<br>5<br>6<br>7<br>8<br>9 |
| Κατ                        | :άλογος Πινάκων                 |                            |
| 1<br>2                     | Πίνακας αληθείας του πολυπλέκτη | $\frac{4}{7}$              |

# Ενότητα Β

## B.1,B.2

Στην εικόνα 1 παρατηρούμε οτι θέλουμε να φτιάξουμε τους κώδικες που να υλοποιούν 1 πολυπλέκτη 2 σε 1 των 8 bits η κάθε είσοδος και έξοδος με το σήμα sel να είναι των 2 bits . Η λειτουργία του κυκλώματος αυτού φαίνεται στον πίνακα αληθείας 1. Αφού κάνουμε compile και τους 2 κώδικες που μας ζητάει η άσκηση(διαφέρουν σε απλές βασικές εντολές) τους εξομοιώνουμε και παίρνουμε τα αποτελέσματα των εικόνων 2,3 όπου και διαπιστώνουν την ορθή λειτουργία τους.



Σχήμα 1: Πολυπλέκτης 2 σε 1

| sel  | x          |
|------|------------|
| 00,  | .00000000, |
| 01,  | a          |
| "10" | b          |
| "11" | "ZZZZZZZZ" |

Πίνακας 1: Πίνακας αληθείας του πολυπλέκτη



 $\Sigma \chi \eta \mu \alpha$  2: Simulation του πρώτου κώδικα του πολυπλέκτη



Σχήμα 3: Simulation του δεύτερου κώδικα του πολυπλέκτη

# Ενότητα Γ

## $\Gamma.1,\Gamma.2$

Η συγκεκριμένη άσκηση μας ζητάει να δημιουργήσουμε 2 κώδικες, ο πρώτος με προσέγγιση με βάση διεργασία ενώ ο δεύτερος με προσέγγιση structural δομής, για την παρακάτω λογική συνάρτηση:

$$\mathbf{Z} = (\mathbf{A} \wedge \mathbf{B} \wedge \neg \mathbf{C}) \vee (\mathbf{A} \wedge \mathbf{B}) \vee \mathbf{C}$$
 (1)

Η λογική συνάρτηση  ${\bf 1}$  σχηματικά φαίνεται στην εικόνα  ${\bf 4}$  και η λειτουργία της φαίνεται στον πίνακα αληθείας 2.



Σχήμα 4: Σχηματικό της λογικής συνάρτησης 1

| A           | В           | $\mathbf{C}$ | ${f Z}$    |
|-------------|-------------|--------------|------------|
| 'O'         | 'O'         | ′0′          | '0'        |
| '0'         | '0'         | '1'          | <b>'1'</b> |
| '0'         | <b>'1'</b>  | '0'          | '0'        |
| '0'         | '1'         | '1'          | '1'        |
| <b>'</b> 1' | '0'         | '0'          | '0'        |
| <b>'</b> 1' | '0'         | '1'          | '1'        |
| <b>'</b> 1' | <b>'</b> 1' | '0'          | '1'        |
| <b>'</b> 1' | <b>'</b> 1' | '1'          | '1'        |

Πίνακας 2: Πίνακας αληθείας της λογικής συνάρτησης 1

## $\Gamma.3$

Αφού κάνουμε compile και τους 2 κώδικες που μας ζητάει η άσκηση τους εξομοιώνουμε και παίρνουμε τα αποτελέσματα των εικόνων 5,6 όπου και διαπιστώνουν την ορθή λειτουργία τους.



Σχήμα 5: Simulation του πρώτου κώδικα της λογικής συνάρτησης 1



 $\Sigma$ χήμα 6: Simulation του δεύτερου κώδικα της λογικής συνάρτησης  ${\bf 1}$ 

#### $\Gamma.4$

Σύμφωνα από τους δύο κώδικες προφανώς και θα υπάρξουν διαφορές. Πρώτα πόλλα στον πρώτο κώδικα της λογικής συνάρτησης 1 το μπλοκ κώδικα μέσα στην εντολή PROCESS εκτελείται με ακολουθιακό τρόπο δηλαδή σειριακά σε αντίθεση με το δεύτερο κώδικα όπου και εκτελείται όλος παράλληλα. Τώρα στο Simulation δεν υπάρχει κάποια διαφορά πέρα απο τα ενδιάμεσα σήματα, στο Simulation του δεύτερου κώδικα, τα οποία θα μπορούσαν και να μην υπάρχουν στο παράθυρο των κυματομορφών. Από την άλλη βέβαια ο Synthesizer στην πρώτη περίπτωση θα συνθέσει ενα οποιοδήποτε κύκλωμα το οποίο απλά θα ικανοποιεί τις συνθήκες μέσα στην εντολή PROCESS και όχι απαραίτητα αυτό της εικόνας 4, ενώ στο δεύτερο κώδικα επειδή του έχουμε δομήσει την αρχιτεκτονική με διασυνδέσεις σημάτων και με στιγμιότυπα εξαρτημάτων με τη χρήση περιγραφής υλικού θα μας συνθέσει ακριβώς το ίδιο κύκλωμα με την εικόνα 4.

# Κώδικες σε VHDL

Παρακάτω παρατίθονται οι κώδικες της εργασίας:

#### $Mux_2_x_1$

```
--Dhlwsh bibliothkkhs kai twn paketwn poy tha xrhsimopoihsoyme
LIBRARY IEEE;
USE IEEE.std_logic_1164.all;
ENTITY mux_2_x_1 IS
GENERIC(N: NATURAL :=8);
PORT (
-- Shma eisodoy poy lambanei mia akoloythia timwn.
 a:IN std_logic_vector(N-1 downto 0);
 -- Shma eisodoy poy lambanei mia akoloythia timwn.
 sel:IN std_logic_vector(N-7 downto 0);
 -- Shma eisodoy poy lambanei mia akoloythia timwn.
b :IN std_logic_vector(N-1 downto 0);
 -- Shma ejodoy poy lambanei mia akoloythia timwn.
x :OUT std_logic_vector(N-1 downto 0));
END mux_2_x_1;
--Dhlwsh arxitektonikhs
ARCHITECTURE behavioral OF mux_2_x_1 IS
BEGIN
  --Ylopoihsh toy pinaka alhtheias
```

```
--dld analoga me thn timh toy sel
  --pairnei kai antistoixh timh toy pinaka to shma ejodoy
        x \le "00000000" WHEN sel = "00" ELSE
        a WHEN sel = "01" ELSE
        b WHEN sel = "10" ELSE
        "ZZZZZZZZ" WHEN sel = "11";
END behavioral;
Second\_Mux\_2\_x\_1
--Dhlwsh bibliothhkhs kai twn paketwn poy tha xrhsimopoihsoyme
LIBRARY IEEE;
USE IEEE.std_logic_1164.all;
ENTITY second_mux_2_x_1 IS
GENERIC(N: NATURAL :=8);
PORT (
-- Shma eisodoy poy lambanei mia akoloythia timwn.
        a:IN std_logic_vector(N-1 downto 0);
-- Shma eisodoy poy lambanei mia akoloythia timwn.
        sel:IN std_logic_vector(1 downto 0);
-- Shma eisodoy poy lambanei mia akoloythia timwn.
        b :IN std_logic_vector(N-1 downto 0);
-- Shma eijodoy poy lambanei mia akoloythia timwn.
        x :OUT std_logic_vector(N-1 downto 0));
END second_mux_2_x_1;
--Dhlwsh arxitektonikhs
ARCHITECTURE behavioral OF second_mux_2_x_1 IS
BEGIN
  --Ylopoihsh toy pinaka alhtheias
  --dld analoga me thn timh toy sel
  --pairnei kai antistoixh timh toy pinaka to shma ejodoy
        WITH (sel) SELECT
                x <= "00000000" WHEN "00",
                a WHEN "01",
                b WHEN "10",
                "ZZZZZZZZ" WHEN "11",
```

END behavioral;

"----" WHEN others;

### NOT\_GATE

```
--Dhlwsh bibliothhkhs kai twn paketwn poy tha xrhsimopoihsoyme
LIBRARY IEEE;
USE IEEE.std_logic_1164.all;
--Dhlwsh ontothtas
ENTITY NOT_GATE IS
PORT (
-- Shma eisodoy poy lambanei ena bit.
A : IN BIT;
 -- Shma ejodoy poy lambanei ena bit.
Y : OUT BIT
);
END NOT_GATE;
--Dhlwsh arxitektonikhs
ARCHITECTURE behavioral OF NOT_GATE IS
BEGIN
--Logikh prajh NOT
Y \le not A;
END behavioral;
```

#### AND\_GATE

```
--Dhlwsh bibliothhkhs kai twn paketwn poy tha xrhsimopoihsoyme
LIBRARY IEEE;
USE IEEE.std_logic_1164.all;

--Dhlwsh ontothtas
ENTITY AND_GATE IS
PORT (
-- Shma eisodoy poy lambanei ena bit.
A : IN BIT;
-- Shma eisodoy poy lambanei ena bit.
B : IN BIT;
-- Shma ejodo poy lambanei ena bit.
Y : OUT BIT
);
END AND_GATE;
```

```
--Dhlwsh arxitektonikhs
ARCHITECTURE behavioral OF AND_GATE IS
BEGIN
--Logikh prajh AND
Y \leftarrow (A AND B);
END behavioral;
OR\_GATE
--Dhlwsh bibliothhkhs kai twn paketwn poy tha xrhsimopoihsoyme
LIBRARY IEEE;
USE IEEE.std_logic_1164.all;
--Dhlwsh ontothtas
ENTITY OR_GATE IS
PORT (
 -- Shma eisodoy poy lambanei ena bit.
A : IN BIT;
 -- Shma eisodoy poy lambanei ena bit.
B : IN BIT;
 -- Shma ejodo poy lambanei ena bit.
Y : OUT BIT
);
END OR_GATE;
--Dhlwsh arxitektonikhs
ARCHITECTURE behavioral OF OR_GATE IS
BEGIN
--logikh prajh OR
Y \leftarrow (A OR B);
```

END behavioral;

#### Circuit-A

```
--Dhlwsh bibliothhkhs kai twn paketwn poy tha xrhsimopoihsoyme
LIBRARY IEEE;
USE IEEE.std_logic_1164.all;
--Dhlwsh ontothtas
ENTITY circuitA IS
PORT (
 -- Shma eisodoy poy lambanei ena bit.
A : IN BIT;
 -- Shma eisodoy poy lambanei ena bit.
B : IN BIT;
 -- Shma eisodo poy lambanei ena bit.
C : IN BIT;
 -- Shma ejodo poy lambanei ena bit.
Z : OUT BIT
);
END circuitA;
ARCHITECTURE behavioral OF circuitA IS
BEGIN
--akoloythiakh ektelesh toy parakatw blok kwdika
PROCESS(A,B,C)
        --ean isxuei mia apo tis dyo h kai oi dyo
                IF ((A AND B) = '1' OR C = '1') THEN
        --tote these to shma ejodoy iso me '1'
                        Z<='1';
                ELSE
        --Se opoiadhpote allh periptwsh these to shma
        --ejodoy iso me '0'
                        Z \le 0;
                END IF;
        END PROCESS;
END behavioral;
```

#### Circuit-B

```
--Dhlwsh bibliothhkhs kai twn paketwn poy tha xrhsimopoihsoyme
LIBRARY IEEE;
USE IEEE.std_logic_1164.all;
--Dhlwsh ontothtas
ENTITY circuitB IS
PORT (
-- Shma eisodoy poy lambanei ena bit.
        A : IN BIT;
-- Shma eisodoy poy lambanei ena bit.
        B : IN BIT;
-- Shma eisodoy poy lambanei ena bit.
        C : IN BIT;
-- Shma ejodo poy lambanei ena bit.
        Z : OUT BIT
);
END circuitB;
--Dhlwsh arxitektonikhs
ARCHITECTURE structural OF circuitB IS
--Klhsh toy stoixeio NOT_GATE kai dhlwsh eisodwn ejodwn
        COMPONENT NOT_GATE
                PORT(A : IN BIT; Y : OUT BIT);
        END COMPONENT;
--Klhsh toy stoixeio AND_GATE kai dhlwsh eisodwn ejodwn
        COMPONENT AND_GATE
                PORT(A,B : IN BIT; Y : OUT BIT);
        END COMPONENT;
--Klhsh toy stoixeio OR_GATE kai dhlwsh eisodwn ejodwn
        COMPONENT OR_GATE
                PORT(A,B : IN BIT; Y : OUT BIT);
        END COMPONENT;
--Dhlwsh proswrinwn metablhtwn(endiamesa shmata)
SIGNAL x1,x2,x3,x4 : BIT;
--Dhmioyrgia toy kyklwmatos me bash thn eikona 4 ths anaforas
--Xtizoyme to kyklwma dhladh me endiamesa shmata kai eidh
--stoixeia ylikoy ta opoia exoyme sthn diathesh mas.
```

### BEGIN

GATE\_1: NOT\_GATE PORT MAP (C,x2); --C eisodos,x2 ejodos

GATE\_2: AND\_GATE PORT MAP (A,B,x1); --A,B eisodoi,x1 ejodos

GATE\_3: AND\_GATE PORT MAP (x1,x2,x3); --x1,x2 eisodoi,x3 ejodos

GATE\_4: OR\_GATE PORT MAP (x1,x3,x4); --x1,x3 eisodos,x4 ejodos

GATE\_5: OR\_GATE PORT MAP (C,x4,Z); --C,x4 eisodos,Z ejodos

END structural;